Una nuova architettura migliora l'efficienza energetica e la velocità nella moltiplicazione di grandi interi.
― 7 leggere min
Scienza all'avanguardia spiegata semplicemente
Una nuova architettura migliora l'efficienza energetica e la velocità nella moltiplicazione di grandi interi.
― 7 leggere min
Articoli più recenti
― 7 leggere min
― 6 leggere min
Articoli più recenti
U-SWIM riduce il tempo di programmazione per i DNN concentrandosi sui pesi sensibili.
― 6 leggere min
ACNet migliora la qualità delle immagini mantenendo basse le esigenze computazionali per i dispositivi.
― 5 leggere min
Esplorare il potenziale delle SNN nelle applicazioni di edge computing.
― 5 leggere min
Investigare le vulnerabilità del machine learning nella rilevazione dei Trojan hardware nei circuiti integrati.
― 10 leggere min
L'eGPU migliora l'elaborazione parallela nelle FPGA con architettura flessibile.
― 5 leggere min
Una nuova architettura migliora l'elaborazione dei dati visivi basati su eventi in modo efficiente.
― 6 leggere min
X-HEEP offre soluzioni personalizzabili ed efficienti dal punto di vista energetico per applicazioni di edge computing.
― 8 leggere min
Questo documento parla di come migliorare l'efficienza energetica nei dispositivi che usano energia recuperata.
― 6 leggere min
Esplorare l'impatto degli acceleratori hardware sui modelli di linguaggio di grandi dimensioni.
― 6 leggere min
Un nuovo framework migliora le prestazioni della GPU per i compiti di deep learning.
― 8 leggere min
Un nuovo metodo migliora l'efficienza e la qualità del design nella sintesi logica usando il machine learning.
― 7 leggere min
Un design di op-amp a bassa potenza per migliorare le applicazioni biomedicali.
― 5 leggere min
Scopri come CNM e CIM ottimizzano la gestione dei dati per il machine learning.
― 7 leggere min
Uno sguardo ai progressi nella tecnologia di comunicazione THz per l'IoT.
― 6 leggere min
Scopri come gli accumulatori a bassa precisione migliorano le prestazioni delle DNN senza compromettere l'accuratezza.
― 6 leggere min
I ricercatori migliorano l'efficienza della mappatura dei letti usando algoritmi e hardware innovativi.
― 7 leggere min
Sfruttare l'efficienza energetica nei sistemi industriali per prestazioni ottimali e sostenibilità.
― 6 leggere min
Esaminando la relazione in evoluzione tra i produttori di DRAM e i consumatori.
― 8 leggere min
Scopri come ACADL semplifica la modellazione per gli acceleratori hardware per AI.
― 6 leggere min
Strategie efficaci per gestire gli errori di perdita per migliorare le prestazioni quantistiche.
― 7 leggere min
HEANA accelera i compiti CNN con una velocità e un'efficienza energetica migliorate.
― 6 leggere min
Esplorando come gli MRR stanno rimodellando il computing per i compiti di deep learning.
― 6 leggere min
Uno studio su come migliorare la mappatura dei task nei CGRA usando metodi SAT.
― 6 leggere min
Esaminare i problemi di efficienza energetica nell'addestramento dei sistemi di intelligenza artificiale e le potenziali soluzioni.
― 6 leggere min
Un attacco cache innovativo sfrutta le politiche di sostituzione per far trapelare informazioni sensibili.
― 6 leggere min
La ricerca mostra come limitare la potenza delle GPU può ridurre il consumo energetico e le temperature.
― 9 leggere min
Secure Scattered Memory protegge i contenuti dei dati e i modelli di accesso in modo efficace.
― 8 leggere min
Un nuovo framework migliora le prestazioni delle GNN usando sistemi di Processing-In-Memory.
― 6 leggere min
Una nuova prospettiva per scoprire minacce nascoste nel design dell'hardware.
― 6 leggere min
GraphMatch offre un modo più veloce per trovare sottografi corrispondenti usando FPGA.
― 7 leggere min
Un nuovo approccio riduce i rischi di RowHammer in DRAM con costi contenuti.
― 5 leggere min
Questo articolo parla del disturbo da lettura nel DRAM e presenta una nuova soluzione.
― 6 leggere min
Un nuovo metodo migliora l'efficienza delle reti residue sugli FPGA.
― 6 leggere min
Questo articolo parla di un sistema flessibile per elaborare i dati in modo efficiente nella DRAM.
― 6 leggere min
Uno sguardo ai PUF e al loro ruolo nella sicurezza IoT.
― 6 leggere min
Un nuovo modello migliora l'analisi temporale per una progettazione efficace dei circuiti digitali.
― 6 leggere min
Nuovi metodi di simulazione RTL parallela stanno accelerando i processi di design hardware complessi.
― 8 leggere min
Un nuovo metodo per creare gestori di memoria personalizzati migliora le prestazioni e l'efficienza dell'applicazione.
― 6 leggere min
La verifica dei tempi è fondamentale per un design affidabile dei circuiti digitali con le nuove tecnologie.
― 6 leggere min
L'EDA nativa AI trasforma i processi di design dei circuiti con modelli di circuiti grandi.
― 7 leggere min